在OPA輸出串了一個RC電路來穩定直流電壓輸出,接著輸入ADG506切換最後輸出的通道。
當前一個通道的電壓與下一個通道的電壓有著比較大的差異時,會出現類似充放電的延遲現象。以示波器觀察如下:(黃色為1V/DIV,紫色為同信號放大10倍,下同)
(時間軸由 20mS/DIV 放大為 5mS/DIV 以利觀察)
在我的應用上會出現如下圖的問題:(連續取值並繪製反應曲線)
(當前一個通道的電壓與此通道的電壓由高很多變成差不多時,上述的問題即不在此通道上顯現,所以讀取了較低的電壓值。而這個曲線是吸光值,與電壓值是反相關係,所以看到吸光值向上跳了一階)
以上的現象必須增加電路圖中C204的容值。當C204由100nF增加為1μF後,再以示波器觀察可看到改善後的差異。
在我的應用上遇到如下圖的另一個問題。
(當前一個通道的電壓與此通道的電壓由差不多變成高很多時,上述的問題在此通道上由不顯現變為顯現,所以讀取了較高的電壓值,可看到吸光值向下掉了一階)
此時必須減小電路圖中R206的阻值。當R206的阻值由 100KΩ 改為 2.2KΩ 後,改善的效果如下:
這是個取捨的問題:當電阻比較大時,會有上述的問題;當電阻較小時,則輸出的直流電壓會有較大的漣波。或許可以再增加電容來幫助穩壓,但必須同時考慮到電容耐壓的問題(同封裝的容值越高,通常耐壓越低)。
※ 2023/09/20 補充:因漣波太大導致另一應用表現不佳,將C204再增大為 4.7μF/25V ,漣波明顯變小且實際應用的反應圖表現可接受,並再次確認上述問題不會因此改變而再次顯現。
文章標籤
全站熱搜